Ditemukan 2 dokumen yang sesuai dengan query
Sumbayak, Evan G.
Abstrak :
Penelitian yang dilakukan pada skripsi ini adalah merancang, membuat dan menganalisis sistem pemantau dan peringatan polusi udara pada ruang parkir tertutup berbasis FPGA Xilinx Spartan 3E. Metode yang digunakan dalam pembuatan antarmuka ini mengikuti System Development Life Cycle (SDLC) dan mengikuti kaidah Human Computer Interaction. Bahasa yang digunakan adalah VHDL dengan software Xilinx ISE.
Antarmuka sistem pemantau dan peringatan polusi ini menampilkan kadar CO dalam ppm, grafik, dan tingkatan kondisi polusi udara (aman, waspada, berbahaya). Antarmuka sistem menggunakan layar CRT atau LCD dengan ukuran 1030x788 pixel melalui port VGA. Antarmuka yang dibuat dapat melakukan update ketika data masukan berubah. Tampilan kadar gas CO (ppm) akan diperbaharui setiap dua detik. Kecepatan menampilkan satu frame di layar monitor adalah 32,67 ms.
......
Research conducted in this thesis is to design, create and analyze the system of monitoring and warning of air pollution at the closed parking area based on Xilinx Spartan 3E FPGA. The method used in the design of this interface follows the System Development Life Cycle (SDLC) and the rules of Human Computer Interaction. The language used is VHDL with Xilinx ISE software.
The interface pollution monitoring and warning system displays CO levels in ppm, graphics, and levels of air pollution conditions (safe, alert, dangerous). The Interface systems use CRT screens with LCD or with size 1030x788 pixel through the VGA port. The interface that can be made an update when the data input changes. Display of levels CO gas (ppm) will be updated every two seconds. Speed of display a single frame on the screen is 32.67 ms.
Depok: Fakultas Teknik Universitas Indonesia, 2012
S43563
UI - Skripsi Open Universitas Indonesia Library
Vicky Dwi Kurniawan
Abstrak :
Area parkir tertutup merupakan salah satu tempat terjadinya polusi udara tertutup akibat emisi gas buang kendaraan bermotor yang tidak dapat keluar dari ruangan tertutup. Polusi udara tertutup jauh lebih berbahaya dibandingkan dengan polusi udara terbuka. Skripsi ini merancang, membuat prototipe, serta menganalisis sistem peringatan polusi udara menggunakan Field Programmable Gate Array (FPGA) Xilinx Spartan 3E. Peralatan yang digunakan sebagai sistem peringatan dalam prototipe berupa LED, buzzer, dan fan. Metode yang digunakan dalam sistem embedded ini mengikuti Software Development Life Cycle (SDLC). Bahasa yang digunakan adalah VHDL dengan software Xilinx ISE.
Berdasarkan hasil uji coba, didapatkan hasil bahwa timing diagram antara simulasi Register Transfer Level (RTL) dan implementasi tidak jauh berbeda dengan selisih waktu 0.37%, sehingga untuk melihat output dan response time keseluruhan sistem dapat melalui simulasi RTL. Waktu yang dibutuhkan sistem untuk mengeluarkan CO lebih lama 60-71% dari perhitungan dikarenakan terdapat jeda waktu pembacaan kadar CO oleh sensor. Diperlukan sebanyak 1024 sampel data ADC pada FPGA Spartan 3E agar hasil pembacaan sensor stabil.
......Closed parking area can deposit motor gas emission that could be harmful to humans. Indoor air pollution is more dangerous than the outdoor one. This thesis discusses the design, prototype making, and analyzes the embedded air pollution warning system using Field Programmable Gate Array (FPGA) Xilinx Spartan 3E. Other equipments use in this system are LED, buzzer, and fan. The method used in this research follows the Software Development Life Cycle (SDLC). The programming language used in configuring the FPGA Xilinx Spartan 3E is VDHL using Xilinx ISE Design Suite 13.2.
Based on result, Register Transfer Level (RTL) simulation and implementation timing diagram does not have much different with a difference 0,37% so to see the output and overall system response time can be through RTL simulation. Time required to remove carbon monoxide from the dummy box is 60-71% longer than the calculation because there is a lag time of the reading levels of CO by the sensor. 1024 data ADC samples are needed in order to give a stable result from FPGA Spartan 3E.
Depok: Fakultas Teknik Universitas Indonesia, 2012
S42111
UI - Skripsi Open Universitas Indonesia Library