Hasil Pencarian  ::  Simpan CSV :: Kembali

Hasil Pencarian

Ditemukan 12 dokumen yang sesuai dengan query
cover
cover
Brown, Stephen
Boston: McGraw-Hill, 2009
621.39 BRO f
Buku Teks  Universitas Indonesia Library
cover
Roth, Charles H.
Australia: Cengage Learning, 2018
621.392 ROT d
Buku Teks  Universitas Indonesia Library
cover
Andi Yusuf
Abstrak :
Pengenalan ucapan atau disebut juga speech recognition adalah suatu pengembangan teknik dan sistem yang memungkinkan perangkat system untuk menerima masukan berupa kata yang diucapkan. Teknologi ini memungkinkan suatu perangkat untuk mengenali kata yang diucapkan dengan cara merubah kata tersebut menjadi sinyal digital dan mencocokkan dengan suatu pola tertentu yang tersimpan dalam suatu perangkat. Pola tertentu yang tersimpan pada suatu perangkat sebenarnya sampel kata yang diucapkan pengguna. Salah satu algoritma yang digunakan sebagai pemodelan dasar untuk pengenalan ucapan adalah Dynamic Time Warping (DTW). DTW digunakan sebagai algoritma untuk mencocokkan pola yang dimaksud dengan mengukur dua buah sekuensial pola dalam waktu yang berbeda[7]. Dalam penelitian ini akan dibahas mengenai perancangan IC pattern matching menggunakan algoritma DTW dan diimplementasikan pada sebuah Field Programmable Gate Array (FPGA). Algoritma DTW yang digunakan merupakan pengembangan dari algoritma standar yaitu FastDTW[13]. Perancangan difokuskan pada pembuatan layout Complementary Metal Oxide Silicon (CMOS) pada skala 0,18μm dengan metode semi custom. Layout ang terbentuk baik layout untuk IC DTW maupun layout - layout gerbang logika dasar penyusun IC tersebut, dapat dilihat behavior-nya. Dengan menggunakan Computer Aided Design (CAD) Electric behavior dapat diterjemahkan dalam bahasa hardware yang dikenal dengan Very High Speed Integrated Circuit Hardware Description Language (VHSIC HDL atau VHDL). Proses verifikasi dilakukan dengan membuat prototype perangkat keras menggunakan rangkaian ADC dan FPGA Spartan-IIELC yang telah diimplementasikan VHDL dari IC DTW. ...... Speech recognition is also called a development of techniques and systems that enable the device system to receive input of the spoken word. This technology allowsa device to recognize words spoken in a way to change the word into a digital signal and the match with a particular pattern stored in a device. Certain patterns that are stored on a device is a spoken word sample of users. One algorithm used as a basis for modeling of speech recognition is the Dynamic Time Warping (DTW). DTW is used as an algorithm to match the pattern in question by measuring two sequential patterns in different time [7]. In this research will be discussed regarding the design of the IC pattern matching using DTW algorithm and implemented on a Field Programmable Gate Array (FPGA). DTW algorithm used is the development of a standard algorithm that is FastDTW [13]. The design focused on making the layout of Complementary Metal Oxide Silicon (CMOS) on a scale of 0.18 μm with a method of semi-custom. Formed a good layout for IC DTW and layout of the basic logic gate, we can see his behavior. By using Computer Aided Design (CAD) Electric, behavior can be translated in hardware language, known as Very High Speed Integrated Circuit Hardware Description Language (VHSIC HDL or VHDL). The verification process is done by making a prototype hardware uses a circuit of ADC and the FPGA Spartan-IIELC that have been implemented VHDL from IC DTW.
Depok: Fakultas Teknik Universitas Indonesia, 2011
T29927
UI - Tesis Open  Universitas Indonesia Library
cover
LaMeres, Brock J.
Abstrak :
This textbook provides a starters guide to VHDL. This book can be used in conjunction with a one-semester course in Digital Systems Design or on its own for designers who only need an introduction to the language. This book is designed to provide a bottoms-up approach to learning the VHDL language. This design supports a course in which foundational knowledge is covered before moving into advanced topics. However, this design also supports use as a reference manual. The author has designed the presentation with learning goals and assessment at its core. Each section addresses a specific learning outcome that the student should be able to do after its completion. The concept checks and exercise problems provide a rich set of assessment tools to measure student performance on each outcome. - A comprehensive coverage of the basic capability of VHDL; - Emphasizes examples from which students can learn: contains a solved example for nearly every section in the book; - Includes more than 400 exercise problems, as well as concept check questions for each section, tied directly to specific learning outcomes.
Switzerland: Springer Nature, 2019
e20509910
eBooks  Universitas Indonesia Library
cover
Edmond Hendrik Jacob Ngantung
Abstrak :
Skripsi ini membahas kemampuan stereo vision yang menggunakan metode image matching pada gambar stereo. Percobaan ini adalah percobaan kualitatif dengan desain rekayasa pemrograman yakni dengan bahasa pemrograman VHDL. Hasil percobaan menunjukkan bahwa program Image matching dapat terselesaikan dengan berbasis Finite State Machine yang terhubung melalui interkoneksi yang telah diprogram untuk mendapatkan data disparitas baik itu jarak atau kedalaman stau objek dengan menggunakan VHDL yang akhirnya dibandingkan dengan hasil kebenaran pada MatLab ......The focus of this study will discuss the abiltity of stereo vision using image matching as a method to stereo pair picture. The experiment is qualitative experiment using the VHDL as a programming language. The result of this research can be solved based on Finite State Machine which is programmed and connected in interconnection to get the disparity data like distance or depth to the object using VHDL, then the decision making will be applied to actual result which is in MatLab.
Depok: Fakultas Teknik Universitas Indonesia, 2013
S-pdf
UI - Skripsi Membership  Universitas Indonesia Library
cover
Bhasker, J.
New Jersey: Prentice-Hall, 1992
621.392 BHA v
Buku Teks  Universitas Indonesia Library
cover
LaMeres, Brock J.
Abstrak :
This textbook introduces readers to the fundamental hardware used in modern computers. The only pre-requisite is algebra, so it can be taken by college freshman or sophomore students or even used in Advanced Placement courses in high school. This book presents both the classical approach to digital system design (i.e., pen and paper) in addition to the modern hardware description language (HDL) design approach (computer-based). This textbook enables readers to design digital systems using the modern HDL approach while ensuring they have a solid foundation of knowledge of the underlying hardware and theory of their designs. This book is designed to match the way the material is actually taught in the classroom. Topics are presented in a manner which builds foundational knowledge before moving onto advanced topics. The author has designed the content with learning goals and assessment at its core. Each section addresses a specific learning outcome that the learner should be able to do after its completion. The concept checks and exercise problems provide a rich set of assessment tools to measure learner performance on each outcome. This book can be used for either a sequence of two courses consisting of an introduction to logic circuits (Chapters 1-7) followed by logic design (Chapters 8-13) or a single, accelerated course that uses the early chapters as reference material. Written the way the material is taught, enabling a bottom-up approach to learning which culminates with a high-level of learning, with a solid foundation; Emphasizes examples from which students can learn: contains a solved example for nearly every section in the book; Includes more than 600 exercise problems, as well as concept check questions for each section, tied directly to specific learning outcomes.
Switzerland: Springer Nature, 2019
e20509101
eBooks  Universitas Indonesia Library
cover
Riyanto
Abstrak :
Perancangan VLSI dengan hybrid VHDL merupakan metode desain untuk menghasilkan Sistem On Chip yang berbasis FPGA Xilinx Spartan 3. Sistem yang di desain adalah arsitektur CPU yang terdapat di Ocean Bottom Unit (OBU) Tsunami Early Warning System. Proses desain di implementasikan pada FPGA board Xilinx Spartan 3. Perancangan VLSI CPU OBU dengan metode hybrid VHDL di lakukan dengan urutan proses desain yaitu membuat kode VHDL untuk menyimpan data pengukuran dan mengolah dengan algoritma mofjeld, Mengubah kode VHDL menjadi RTL, Mengubah RTL menjadi schematic dan kode verilog, Mengubah verilog menjadi CMOS layout, Menggunakan kode VHDL sebagai configure device pada XC3S200, genetrate PROM file pada XCF02S. Hasil rancangan adalah VLSI 0,25 μm pada CPU OBU dengan jumlah gerbang logika yang digunakan sebanyak 699 buah dan 347 buah flipflop. Sedangkan dalam teknologi VLSI kapasitas adalah 10k -1M. Dengan metode hybrid VHDL jumlah gate pada desain CPU OBU masih dapat ditingkatkan dengan cara meningkatkan memori simpan sebanyak mungkin. ...... VLSI design with a hybrid VHDL is a design methods to produce a System On Chip based on CMOS layout. The designed system is CPU architecture located on Ocean Bottom Unit Tsunami Early Warning System. The design process implemented on Xilinx Spartan 3 FPGA board. Design of VLSI OBU CPU with a hybrid VHDL method is done by order of the design process is to make VHDL code for storing and processing the measurement data with the algorithm mofjeld, Changing the VHDL code into RTL, Changing RTL into schematic and verilog file, Changing verilog code into CMOS layout, Using the VHDL code as configure devices on the XC3S200, generating PROM files on XCF02S Xilinx Spartan. The design results is VLSI 0,25 μm in CPU OBU with 699 logic gates and 347 flip-flops. While in VLSI technology the capacity is 10k-1M. With a hybrid method the gate of CPU OBU can be increased by increasing the memory as much as possible.
Depok: Fakultas Teknik Universitas Indonesia, 2012
T40836
UI - Tesis Open  Universitas Indonesia Library
cover
Agung Wibisono
Abstrak :
ABSTRAK
Mesin CNC merupakan mesin otomatis yang banyak sekali digunakan di dalam dunia industri. Pengendalian motor yang memiliki ketelitian tinggi dan kecepatan proses yang cepat sangat diperlukan oleh mesin CNC dalam dunia industri. Oleh karena itu diperlukan beberapa perangkat keras yang dapat menunjang proses tersebut, dimana salah satunya adalah menggunakan mesa 5i20 yang berbasis FPGA Xilinx XC2S200 dengan antarmuka berupa slot PCI. Dalam skripsi ini dilakukan modifikasi pada firmware Hostmot2 sebagai konfigurasi yang digunakan pada mesa 5i20 berbasis FPGA untuk mendapatkan pengendalian kecepatan motor. Pengendalian kecepatan motor pada 5i20 bertujuan untuk mendapatkan respons pengendali yang lebih cepat dibandingkan dengan EMC2. Dengan menggunakan pengendalian kecepatan motor pada FPGA, respons yang dihasilkan lebih baik pada sistem dengan memiliki nilai error posisi dan kecepatan yang terkecil dibandingkan dengan pengujian tanpa menggunakan pengendalian kecepatan pada FPGA. Respons terbaik dihasilkan dengan menghasilkan nilai error posisi sebesar 0 derajat dan error kecepatan sebesar 0.18 derajat/detik.
Depok: Fakultas Teknik Universitas Indonesia, 2012
S-Pdf
UI - Skripsi Membership  Universitas Indonesia Library
<<   1 2   >>