Hasil Pencarian  ::  Simpan CSV :: Kembali

Hasil Pencarian

Ditemukan 64 dokumen yang sesuai dengan query
cover
Yuniarso Arif Kresno
Abstrak :
Tugas akhir ini membahas simulasi rangkaian logik siederhana dan single stuck-at 1 fault dengan menggunakan bahasa pemrograman PASCAL.
Depok: Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia, 1990
S-Pdf
UI - Skripsi Membership  Universitas Indonesia Library
cover
Surya Alimsyah
Abstrak :
ABSTRAK Pada tesis ini dibahas suatu MOSFET yang mendapat tambahan floating-Gate, dengan potensialnya dikendalikan oleh Gate-masukan jamak. Multiple-input floating-Gate MOSFET ini (disingkat uMOS), memberikan kemampuan fungsional yang tinggi berbasiskan karakteristik-dasar operasi penjumlahan level tegangan-gate yang mendapat pembobotan dan operasi threshold. Menggunakan 6 buah C-uMOS serta sebuah C-MOS biasa, pada tesis ini telah dirancang suatu Gerbang-Logika tunggal yang bekerja secara biner dengan masukan 2-bit dan keluaran 1-bit, dan mampu mengoperasikan berbagai kemungkinan dari keseluruhan 16 macam fungsi-logika melalui pengendaiian. Uji-validitas rancangan dilakukan berbantuan komputer menggunakan perangkat lunak PSpice versi 5.Oa. Rancangan tata-letak chip rangkaian terpadu dari Gerbang tersebut juga dibuat - untuk rencana proses pabrikasinya, menempati luas area 57.200, dengan jalur sambungan 23 % diantaranya.
ABSTRACT In this thesis is discussed a MOSFET which has an additional floating Gate, with its potential being controlled by multiple-input Gates. This multiple-input floating-Gate MOSFET (abbreviated as uMOS), presents a high functional capability based on a fundamental characteristic i.e. gate-level weighted sum and threshold operations. By using 6 C-uMOSs and an ordinary C-MOS, in this thesis has been designed a single Logic-Gate which operates binary with 2-bit inputs and 1-bit output and capable to operates any of the total 16 different logic functions by controlled. Validity-test of the design has been carried out by the use of computer, using PSpice's software version 5.Oa. The IC chip's layout was also designed for planning its fabrication process, needed a 57,200 A.' area, where routing was occupies 23% of it.
Depok: Fakultas Teknik Universitas Indonesia, 1997
T-Pdf
UI - Tesis Membership  Universitas Indonesia Library
cover
Marcovitz, Alan B.
Boston : McGraw-Hill, 2002
621.395 MAR i
Buku Teks  Universitas Indonesia Library
cover
Lewin, Morton H.
Reading, Mass.: Addison-Wesley, 1983
621.381 9 LEW l
Buku Teks  Universitas Indonesia Library
cover
Soepeno Djanali
Surabaya: ITS Press, 2015
005.8 SOE s
Buku Teks  Universitas Indonesia Library
cover
Bartee, Thomas C.
New York: McGraw-Hill, 1991
001.642 4 BAR c
Buku Teks  Universitas Indonesia Library
cover
Lewin, Morton H.
Reading, Mass: Addison-Wesley, 1983
621.381 LEW l
Buku Teks  Universitas Indonesia Library
cover
Torng, H.C.
Reading, MA: Addison-Wesley, 1972
621.381 5 TOR s
Buku Teks  Universitas Indonesia Library
cover
Almaini, A.E.A. (Adib E.A.), 1945-
New York: Prentice-Hall, 1989
621.395 ALM e
Buku Teks  Universitas Indonesia Library
cover
Marcovitz, Alan B.
Boston: McGraw-Hill, 2010
621.395 MAR i
Buku Teks  Universitas Indonesia Library
<<   1 2 3 4 5 6 7   >>