Hasil Pencarian  ::  Simpan CSV :: Kembali

Hasil Pencarian

Ditemukan 87787 dokumen yang sesuai dengan query
cover
Erwin Meidya Ramadhan
"ABSTRAK
Faktor waktu dan biaya sangat berpengaruh terhadap keberhasilan dan kegagalan pelaksanaan suatu proyek karena kedua factor tersebut menjadi tolak ukur keberhasilan proyek bila dilihat dari waktu penyelesaian tersingkat dengan biaya minimal tanpa mengabaikan hasil pekerjaan yang berkualitas, usaha untuk mengoptimalkan waktu dan biaya menjadi sangat penting. Untuk itu dilakukan optimasi perencanaan percepatan proyek menggunakan metode programa linier integer. Pada penelitian ini dilakukan optimasi tersebut dengan perangkat lunak lingo ver.11 kemudian penjadwalan tsb juga diselesaikan dengan menggunakan perangkat lunak Microsoft Project, ver 2016. Dari kedua penyelesaian tsb menggunakan perangkat lunak lingo dan Microsoft project memberikan hasil yang sama. Yang berarti M.S Project sebenarnya juga optimasi Program Linier Integer Salah satu caranya yaitu dengan menggunakan metode programa linier integer dibantu software Microsoft Project 2016 yang diaplikasikan pada proyek pembangunan kampus ITERA dengan waktu 210 hari, dimulai dari bulan februari sampai bulan agustus 2017. Tahapan perencanaan meliputi kegiatan persiapan, pekerjaan struktur, dan pekerjaan arsitektur. Penelitian ini mengkaji tentang optimasi waktu dan biaya pada proyek tersebut. Berdasarkan hasil pengolahan dan analisis data terbukti bahwa menggunakan software lingo 11 maka pekerjaan arsitektur dapat dipercepat dengan percepatan sekian hari kerja, dan kenaikan biaya biaya proyek sebesar Rp 75.960.000.

b>ABSTRACT<>br>
Project 39 s duration and cost are among important factors and measures for the project to be completed with quality. The two factors determine whether the project is timely and least cost to invest. Effort to optimize the project duration and cost can be implemented through carrying out the analysis using linear integer programming method through application of microsoft project 2016. In this research, optimization is done with software lingo ver.11 and then the problem also be solved by using software Microsoft Project, ver 2016. Of both software, lingo and Microsoft project give same result. Which means, beside optimization of Integer Linear Program we can also use Microsoft Project for the problem. The analisys was done for the said project in ITERA campus university, development by the Local Government of the city of Bandar Lampung. The project was started from February to August 2017. Planning of the project followed three stages including project preparation, structural works, and architectural works. The study was done to assess and optimize the project duration and cost. Result indicated that linear integer programming approach using Lingo 11, through microsoft project 2016 software, was successfully proved that structural working time can be speed up by 32 days, while cost will increased by Rp 75.960.000."
2018
S-Pdf
UI - Skripsi Membership  Universitas Indonesia Library
cover
Geielen, George
Boston: Kluwer Academic, 1991
621.381 GIE s
Buku Teks  Universitas Indonesia Library
cover
Pardede, Hilman F.
"Single-electron transistor (SET) dengan sidewall deplelion gate disimulasikan pada skripsi ini. Divais ini bekerja dengan memanfaatkan fenomena single electron yang berkembang sangat pesat belakangan ini. Divais ini memiliki kelebihan yaitu ukuran yang kecil, cepat serta daya yang terpakai yang lebih kecil Struktur SET dengan sidewall depletion gate memiliki kelebihan dalam pengendalian divais dibandingkan dengan struktur yang lain. Selain itu divais ini telah mampu dlfabrikasi meskipun operasionalnya masih dalam temperatur yang sangat rendah. Pada skripsi ini simulasi SET dengan sidewall depletion gate menggunakan model SDRG 4.01 telah dapat dilakukan. Dari simulasi diperoleh bahwa pengendalian fenomena tunneling dapat dilakukan dengan pengaturan tegangan catu karena sesuai dengan persyaratan terjadinya tunnel |Vds|>e/2Cv, dan juga pengaturan jarak antara sidewall gate yang mempengaruhi kapasitansi pulau dengan hubungan C: SiO2 X W cli X S sg Tox " Ceg = - T. Arus yang mengalir pada OX SET dapat berupa fungsi periodik dari tegangan control gare yang disebut Coulomb Oscillalion yang dapat diatur dengan pengaturan tegangan catu yang berkibat bergesernya grafik IsET~ V eg ke atas atau ke bawah. Posisi puncak Coulomb Oscillation ditentukan oleh tegangan sidewall gate dengan pergeseran puncak osilasi pada sumbu Vcg (AV cg) akibat perubahan Vsg adalah AVcg = 2Csg : Ccg x AV sg. Penggunaan tunnel junction dengan resistansi junction yang jauh berbeda akan mengakibatkan timbulnya fenomena Coulomb staircase. Aplikasi yang kini tengah dikembangkan untuk SET ini adalah rangkaian gerbang-gerbang logika."
Depok: Fakultas Teknik Universitas Indonesia, 2004
S40036
UI - Skripsi Membership  Universitas Indonesia Library
cover
Albertus Bramantyo
"Divais SET dapat digunakan untuk banyak aplikasi seperti single electron switching, single photon detector, single electron detector, quantum bit memory, dll. Untuk aplikasi seperti quantum bit memory, diperlukan dua buah quantum dot (QD) yang disusun secara paralel. Pada thesis ini, dua buah SET yang disusun secara paralel disimulasikan dengan software SIMON 2.0 untuk mendapatkan parameter-parameter yang diperlukan guna mengontrol perpindahan elektron antar QD. Dari hasil simulasi, didapatkan bahwa dua buah SET yang disusun secara paralel bertindak sebagai dua buah SET yang independen pada saat junction capacitance antar QD bernilai di atas 5×10–18 F. Perpindahan elektron antar QD terjadi apabila terdapat perbedaan potensial pada dua QD yang melebihi suatu nilai minimum. Nilai minimum tersebut dipengaruhi oleh resistansi dan kapasitansi junction capacitance. Semakin besar resistansi, nilai minimum perbedaan potensial yang diperlukan akan semakin membesar sedangkan apabila kapasitansi semakin besar, nilai minimum perbedaan potensial yang diperlukan akan semakin mengecil.

SET devices can be used in many applications, such as single electron switching, single photon detector, single electron detector, quantum bit memory, etc. For applications such as quantum bit memory, two quantum dots (QDs) in parallel position are required. In this thesis, two SETs in parallel configuration are simulated with SIMON 2.0 software in order to obtain parameters which are needed to control the interdot electron movement. From the results of the simulation, it is obtained that two SETs in parallel configuration will act as two independent SETs when the interdot junction capacitance is above 5×10–18 F. The interdot electron movement occurs when a potential difference exist between the two QDs. The same potential difference must surpass the required minimum value which is influenced by the interdot resistance and capacitance. The bigger the resistance, the required minimum value of potential difference will be increased while the bigger the capacitance, the required minimum value of potential difference will be decreased."
Depok: Fakultas Teknik Universitas Indonesia, 2013
T35250
UI - Tesis Membership  Universitas Indonesia Library
cover
Elliott, John P.
Boston: Kluwer Academic, 1999
621.381 5 ELL u
Buku Teks  Universitas Indonesia Library
cover
Jimenez, Ricardo
San Diego: Academic Press , 1991
621.39 JIM d
Buku Teks SO  Universitas Indonesia Library
cover
Laker, Kenneth R.
New York: McGraw-Hill, 1994
621.381 5 LAK d
Buku Teks  Universitas Indonesia Library
cover
Brown, Stephen
Boston: McGraw-Hill, 2009
621.39 BRO f
Buku Teks SO  Universitas Indonesia Library
cover
Onabajo, Marvin
"This book describes several techniques to address variation-related design challenges for analog blocks in mixed-signal systems-on-chip. The methods presented are results from recent research works involving receiver front-end circuits, baseband filter linearization, and data conversion. These circuit-level techniques are described, with their relationships to emerging system-level calibration approaches, to tune the performances of analog circuits with digital assistance or control. Coverage also includes a strategy to utilize on-chip temperature sensors to measure the signal power and linearity characteristics of analog/RF circuits, as demonstrated by test chip measurements.
Describes a variety of variation-tolerant analog circuit design examples, including from RF front-ends, high-performance ADCs and baseband filters. Includes built-in testing techniques, linked to current industrial trends. Balances digitally-assisted performance tuning with analog performance tuning and mismatch reduction approaches. Describes theoretical concepts as well as experimental results for test chips designed with variation-aware techniques."
New York: [Springer, ], 2012
e20418288
eBooks  Universitas Indonesia Library
cover
Rashid, Muhammad H.
"The objectives are the book are to provide an understanding of the characteristics of semiconductor devices and commonly used integrated circuits; to develop skills in analysis and design of both analog and digital circuits; and to familiarize students with various elements of the engineering design process , including formulation of specifications, analysis of alternative solutions, synthesis, decision making, iterations, consideration of cost factors, simulation and tolerance issues"
Singapore: Cengage learning, 2011
621.38 RAS m
Buku Teks SO  Universitas Indonesia Library
<<   1 2 3 4 5 6 7 8 9 10   >>