Ditemukan 114216 dokumen yang sesuai dengan query
Rina Trisnarini
Depok: Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia, 1996
S27320
UI - Skripsi Membership Universitas Indonesia Library
Yuddy Syaifudin
"Phase Locked Loop (PLL) merupakan suatu blok yang dapat berupa algoritma maupun rangkaian elektronika, dengan fungsi sebagai pembentuk sinyal yang sinkron dengan suatu sinyal referensi tertentu. Dalam skripsi ini, algoritma PLL (digital) akan diaplikasikan untuk melakukan proses sinkronisasi terhadap suatu sinyal tegangan tertentu yang berasal dari grid. Proses ini dilakukan dengan tujuan akhir untuk melakukan sinkronisasi antara sinyal tegangan yang diproses dari output suatu photovoltaic (PV) dengan sinyal tegangan dari grid yang bersangkutan, untuk melakukan operasi paralel. Kemudian, PLL digital ini akan dikembangkan dengan low pass filter untuk menghilangkan osilasi yang terdapat pada output PLL tersebut. Dan akhirnya, all pass filter (APF) akan digunakan bersama dengan PLL dan low pass filter yang telah dibuat sebelumnya untuk semakin memperbaiki respon output yang dihasilkan. Kesemua hasil simulasi yang diperoleh akan ditampilkan dalam bentuk grafik dalam skripsi ini untuk melakukan perbandingan dan analisis. Kemudian, PLL yang telah disimulasikan akan digunakan bersama algoritma current control untuk mensimulasikan aplikasi mereka dalam mensuplai grid dengan faktor daya yang optimal.
Phase Locked Loop (PLL) is a system that can be realized in an algorithm or an electronic circuit, which is used to reconstruct a signal which is synchronized to a reference signal. In this paper, a PLL algorithm (digital) will be applied to synchronize a voltage signal with a certain grid voltage signal. The final purpose of this synchronization process is to synchronize a voltage signal which is processed from the output of a photovoltaic (PV) with that grid voltage signal to perform a parallel operation. Then, this digital PLL will be developed with a low pass filter to reduce the oscillation observed in the PLL output. Finally, an all pass filter (APF) will be used together with the previous PLL and low pass filter to improve the output response. All the simulation results will be shown to be compared and analyzed. Then, the simulated PLL will be used together with current control algorithm to simulate their application in supplying grid with optimal power factor value."
Depok: Fakultas Teknik Universitas Indonesia, 2011
S1630
UI - Skripsi Open Universitas Indonesia Library
Usman Abdullah
Depok: Fakultas Teknik Universitas Indonesia, 1992
S38324
UI - Skripsi Membership Universitas Indonesia Library
Gardner, Floyd M.
New York: John Wiley & Sons, 1979
621.381 5 GAR p
Buku Teks SO Universitas Indonesia Library
Blanchard, Alain
New York: John Wiley & Sons, 1976
621.38 BLA p
Buku Teks SO Universitas Indonesia Library
Egan, William F.
New York : John Wiley & Sons, 1998
629.831 53 EGA p
Buku Teks SO Universitas Indonesia Library
Moch. Imam Afandi
"Tesis ini bertujuan untuk melakukan modifikasi algoritma digital Phase Locked-Loop (PLL) untuk mengatasi kondisi unbalance pada pengukuran tegangan listrik tiga fasa. Kondisi unbalance pada sistem tegangan listrik tiga fasa ini merupakan hal yang sering terjadi karena ketidaksetimbangan antar fasa yang biasanya disebabkan oleh gangguan beban, sumber dan/atau jalur distribusinya. Saat terjadi kondisi unbalance seringkali algoritma digital Phase Locked-Loop konvensional akan mengalami osilasi/hunting pada saat melakukan pengukuran parameter sudut fasa, frekuensi dan amplitudo dari sinyal tegangan listrik tiga fasa. Padahal keakuratan informasi pengukuran parameter sudut fasa, frekuensi dan amplitudo sangat penting dibutuhkan dalam melakukan sistem sinkronisasi dan sistem proteksi pada peralatan pengkondisian daya. Sehingga diperlukan modifikasi pada algoritma digital PLL untuk mengatasi kondisi unbalance tersebut dengan menambahkan digital filter pada keluaran perhitungan algoritma PLL. Selain itu, untuk menjamin algoritma sesuai dengan hasil yang diharapkan maka perlu diperhatikan proses pengkondisi sinyal data dan waktu cuplik pengambilan sinyal data. Hasil yang diperoleh membuktikan bahwa modifikasi algoritma digital PLL dengan digital filter mempunyai respon yang lebih stabil pada saat kondisi unbalance dibandingkan dengan algoritma digital PLL konvensional dalam melakukan perhitungan parameter sudut fasa, frekuensi, dan amplitudo tegangan listrik tiga fasa.
This thesis aims to modify the digital Phase Locked-Loop (PLL) algorithm for measurement of phase angles, frequency, and amplitude in unbalance condition of the three-phase grid voltage. The condition of unbalance voltage in the three-phase grid is a thing that often happens due to imbalance between the phase that is usually caused by load disturbances, the source and/or distribution lines. When unbalance condition occurs, the conventional PLL algorithm will tend to have oscillation/hunting to estimate the parameter value of phase angles, frequency, and amplitude in the three-phase grid voltage. Whereas the precision of measurements of phase angles, frequency, and amplitude are the important information to make grid synchronization system and protection system for electronics power converter. In addition, to ensure the algorithm works properly so the signal conditioning and the time sampling must be more precise and accurate. The testing result obtained that the modified algorithm of digital PLL with digital filter has a more stable response in unbalance condition compared with the conventional PLL algorithm in order to calculate the estimation parameter of phase angles, frequency, and amplitude in the three-phase grid voltage."
Jakarta: Program Pascasarjana Universitas Indonesia, 2012
T31399
UI - Tesis Open Universitas Indonesia Library
Helly Andri
"Tesis ini bertujuan untuk merancang, membuat dan menguji inverter satu fasa yang karakteristiknya sama dengan tegangan grid. Proses tersebut dilakukan dengan mengontrol kerja inverter sehingga diperoleh amplitudo, frekuensi dan sudut fasa yang sesuai dengan tegangan grid menggunakan metode algoritma digital Phase Locked Loop (PLL), serta pengujian algoritma digital PLL secara real-time terhadap sumber tegangan grid satu fasa dengan tujuan membuktikan bahwa algoritma PLL yang dimodifikasi merupakan metode yang sederhana dengan memberikan hasil waktu steady state 1.0 detik, serta memberikan respon amplitudo, frekuensi dan sudut fasa estimasi yang sama dengan tegangan grid. Amplitudo, frekuensi dan sudut fasa dari vektor tegangan grid adalah informasi dasar data untuk melakukan sinkronisasi terhadap peralatan pengkondisian daya. Pengambilan data informasi vektor tegangan grid yang akurat, akan sangat penting untuk memastikan operasi yang benar dari sistem kontrol. PLL digital satu fasa ini di implementasikan dengan membuat fasa virtual yang tertinggal (lagging) sebesar 900 dari tegangan grid yang diukur dengan menggunakan algoritma All Pass Filter (APF) dengan hasil persentase error nol persen.
This theses aims to design, make and test an inverter that has same characteristic with grid voltage. The process have been done by controlling of inverter (dc to ac) so we have temporary amplitude, frequency, and phase angle that suit to grid voltage use algorithms digital Phase Locked Loop (PLL), and testing algorithms digital PLL in real-time to single-phase grid voltage source aims to prove the modification algorithms is a simple method and provide the results of a steady state about 1.0 second, and response amplitude, frequency and phase angle estimations equal to the grid voltage. Amplitude, frequency and phase angle of the grid voltage vector is a data base of information to synchronize power conditioning equipment. An accurate information data retrieval of voltage vector is important to make sure the correct operation of control system. Single-phase digital PLL is implemented by creating a virtual phase, which is delayed by 900 of the grid voltage that measured using the algorithm All Pass Filter (APF). The results of the phase shift using APF is almost close to zero percent error."
Depok: Fakultas Teknik Universitas Indonesia, 2012
T31600
UI - Tesis Open Universitas Indonesia Library
Rohde, Ulrich L.
Englewood Cliffs, NJ: Prentice-Hall, 1983
621.381 533 ROH d
Buku Teks SO Universitas Indonesia Library
Arista Wirawan
Depok: Fakultas Teknik Universitas Indonesia, 1997
TA2912
UI - Tugas Akhir Universitas Indonesia Library