Ditemukan 46512 dokumen yang sesuai dengan query
Universitas Indonesia, 1998
S28423
UI - Skripsi Membership Universitas Indonesia Library
Waldi
Depok: Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia, 1998
S28403
UI - Skripsi Membership Universitas Indonesia Library
Fakultas Teknik Universitas Indonesia, 1992
S38324
UI - Skripsi Membership Universitas Indonesia Library
Toho Alfredo
Depok: Fakultas Teknik Universitas Indonesia, 1993
S38658
UI - Skripsi Membership Universitas Indonesia Library
Ahmad Aminudin
Depok: Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia, 1998
S28421
UI - Skripsi Membership Universitas Indonesia Library
Wahidin
Depok: Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia, 1999
S28504
UI - Skripsi Membership Universitas Indonesia Library
Moch. Imam Afandi
"Tesis ini bertujuan untuk melakukan modifikasi algoritma digital Phase Locked-Loop (PLL) untuk mengatasi kondisi unbalance pada pengukuran tegangan listrik tiga fasa. Kondisi unbalance pada sistem tegangan listrik tiga fasa ini merupakan hal yang sering terjadi karena ketidaksetimbangan antar fasa yang biasanya disebabkan oleh gangguan beban, sumber dan/atau jalur distribusinya. Saat terjadi kondisi unbalance seringkali algoritma digital Phase Locked-Loop konvensional akan mengalami osilasi/hunting pada saat melakukan pengukuran parameter sudut fasa, frekuensi dan amplitudo dari sinyal tegangan listrik tiga fasa. Padahal keakuratan informasi pengukuran parameter sudut fasa, frekuensi dan amplitudo sangat penting dibutuhkan dalam melakukan sistem sinkronisasi dan sistem proteksi pada peralatan pengkondisian daya. Sehingga diperlukan modifikasi pada algoritma digital PLL untuk mengatasi kondisi unbalance tersebut dengan menambahkan digital filter pada keluaran perhitungan algoritma PLL. Selain itu, untuk menjamin algoritma sesuai dengan hasil yang diharapkan maka perlu diperhatikan proses pengkondisi sinyal data dan waktu cuplik pengambilan sinyal data. Hasil yang diperoleh membuktikan bahwa modifikasi algoritma digital PLL dengan digital filter mempunyai respon yang lebih stabil pada saat kondisi unbalance dibandingkan dengan algoritma digital PLL konvensional dalam melakukan perhitungan parameter sudut fasa, frekuensi, dan amplitudo tegangan listrik tiga fasa.
This thesis aims to modify the digital Phase Locked-Loop (PLL) algorithm for measurement of phase angles, frequency, and amplitude in unbalance condition of the three-phase grid voltage. The condition of unbalance voltage in the three-phase grid is a thing that often happens due to imbalance between the phase that is usually caused by load disturbances, the source and/or distribution lines. When unbalance condition occurs, the conventional PLL algorithm will tend to have oscillation/hunting to estimate the parameter value of phase angles, frequency, and amplitude in the three-phase grid voltage. Whereas the precision of measurements of phase angles, frequency, and amplitude are the important information to make grid synchronization system and protection system for electronics power converter. In addition, to ensure the algorithm works properly so the signal conditioning and the time sampling must be more precise and accurate. The testing result obtained that the modified algorithm of digital PLL with digital filter has a more stable response in unbalance condition compared with the conventional PLL algorithm in order to calculate the estimation parameter of phase angles, frequency, and amplitude in the three-phase grid voltage."
Jakarta: Program Pascasarjana Universitas Indonesia, 2012
T31399
UI - Tesis Open Universitas Indonesia Library
Bimby Altoudi
Depok: Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia, 1997
S28318
UI - Skripsi Membership Universitas Indonesia Library
Helly Andri
"Tesis ini bertujuan untuk merancang, membuat dan menguji inverter satu fasa yang karakteristiknya sama dengan tegangan grid. Proses tersebut dilakukan dengan mengontrol kerja inverter sehingga diperoleh amplitudo, frekuensi dan sudut fasa yang sesuai dengan tegangan grid menggunakan metode algoritma digital Phase Locked Loop (PLL), serta pengujian algoritma digital PLL secara real-time terhadap sumber tegangan grid satu fasa dengan tujuan membuktikan bahwa algoritma PLL yang dimodifikasi merupakan metode yang sederhana dengan memberikan hasil waktu steady state 1.0 detik, serta memberikan respon amplitudo, frekuensi dan sudut fasa estimasi yang sama dengan tegangan grid. Amplitudo, frekuensi dan sudut fasa dari vektor tegangan grid adalah informasi dasar data untuk melakukan sinkronisasi terhadap peralatan pengkondisian daya. Pengambilan data informasi vektor tegangan grid yang akurat, akan sangat penting untuk memastikan operasi yang benar dari sistem kontrol. PLL digital satu fasa ini di implementasikan dengan membuat fasa virtual yang tertinggal (lagging) sebesar 900 dari tegangan grid yang diukur dengan menggunakan algoritma All Pass Filter (APF) dengan hasil persentase error nol persen.
This theses aims to design, make and test an inverter that has same characteristic with grid voltage. The process have been done by controlling of inverter (dc to ac) so we have temporary amplitude, frequency, and phase angle that suit to grid voltage use algorithms digital Phase Locked Loop (PLL), and testing algorithms digital PLL in real-time to single-phase grid voltage source aims to prove the modification algorithms is a simple method and provide the results of a steady state about 1.0 second, and response amplitude, frequency and phase angle estimations equal to the grid voltage. Amplitude, frequency and phase angle of the grid voltage vector is a data base of information to synchronize power conditioning equipment. An accurate information data retrieval of voltage vector is important to make sure the correct operation of control system. Single-phase digital PLL is implemented by creating a virtual phase, which is delayed by 900 of the grid voltage that measured using the algorithm All Pass Filter (APF). The results of the phase shift using APF is almost close to zero percent error."
Depok: Fakultas Teknik Universitas Indonesia, 2012
T31600
UI - Tesis Open Universitas Indonesia Library
Feri Fajri
"Skripsi ini bertujuan untuk merancang dan mensimulasikan pensintesa frekuensi yang dapat digunakan pada mobile WiMAX. Parameter PLL pensintesa frekuensi yang akan dirancang untuk mobile WiMAX didapatkan dari standar regulasi WiMAX. Penggunaan integer-N PLL sederhana memiliki kelemahan disebabkan spur serta harmonik-harmoniknya terletak pada frekuensi offset yang rendah serta kinerja derau fasa in-band yang buruk.
Fractional-N PLL diusulkan untuk mengatasi masalah tersebut dengan menggunakan teknik penekanan spur untuk menurunkan derau fasa. Teknik delta-sigma modulator fractional-N dipilih untuk mereduksi derau fasa untuk sistem mobile WiMAX disebabkan waktu settling, tingkat spur, dan derau fasa yang kecil dapat dicapai dengan menggunakan teknik ini.
Hasil simulasi menunjukkan bahwa sistem dalam keadaan stabil, dikarenakan nilai phase margin yang melebihi 45 derajat. Settling time dan derau fasa yang diperoleh dengan rancangan ini senilai 6,997 _s, dan -114 dBc/Hz. Advance Design System 2008 update 1 (ADS) digunakan untuk mensimulasikan pensintesa frekuensi delta-sigma modulator fractional-N PLL.
The objective of this thesis is to presents a design and simulation of frequency synthesizer which can be used for mobile WiMAX. Design parameters for the proposed PLL frequency synthesizer for mobile WiMAX system are either selected from WiMAX standards. Using conventional integer-N PLL have disadvantage because the reference spur and its harmonic are located at low offset frequencies also bad in-band phase noise performance. Fractional-N PLL is proposed to solving this problem with spur-suppression technique for phase noise reduction. Sigma-delta fractional-N technique is chosen for phase noise reduction for mobile WiMAX system, since low settling time, spurious level and phase noise can be obtained by using this technique. The simulation result shows the system is stable, since the phase margin is greater than 45 degree. The settling time, phase noise obtained with this synthesizer are 6,997 _s, and -114 dBc/Hz respectively. Advance Design System 2008 update 1 (ADS) is used for simulation of delta-sigma fractional-N PLL synthesizer."
Depok: Fakultas Teknik Universitas Indonesia, 2009
S51459
UI - Skripsi Open Universitas Indonesia Library